Gerardo Villalonga2023-09-142023-09-142023-07-03https://riujap.ujap.edu.ve/handle/123456789/226El presente trabajo de grado tiene como objetivo el desarrollo de experiencias prácticas con el diseño de hardware mediante el sistema ATLYS de XILINX para el Laboratorio de Microprocesadores de la UJAP. Esta propuesta se enfoca directamente en un solo objetivo el cual es favorecer el desarrollo de las competencias que los estudiantes obtienen en el Laboratorio de Microprocesadores de la UJAP. El estudio se adapta a los lineamientos metodológicos de un proyecto factible, bajo el diseño de investigación de campo, en un nivel descriptivo; y en el marco de la línea de investigación “Avances tecnológicos en tecnologías de información y comunicación” de la facultad de Ingeniería de la Universidad José Antonio Páez. La población y muestra son las tarjetas de desarrollo basadas en FPGA y la tarjeta de desarrollo ATLYS de XILINX. La recolección de datos se realizó por medio de revisión documental y entrevistas estructurada. Los resultados presentados consisten en simulaciones y descripción de interfaces y sistemas digitales implementados con el apoyo de tablas de proyectos sobre temáticas tales como el procesamiento digital de señales, monitoreo de variables, comunicación de datos y control digital, mediante la descripción de hardware con VHDLTECNOLOGÍA::Ingeniería eléctrica, electrónica ::FPGATECNOLOGÍA::Ingeniería eléctrica, electrónica ::VHDLDiseño de experiencias prácticas con el sistema Atlys de Xilinx para el laboratorio de microprocesadores de la UJAP